Retour à la page Emplois & stages Publié le 06/02/2020

Stage en systèmes embarqués - Réalisation de SNIFFER à base de FPGA

Postuler

Lieu : TOULOUSE

Région : Languedoc-Roussillon et Midi-Pyrénées

Rattachement : Apside Toulouse

Type d'offre : Stage

Expérience : --

Activité : Systèmes embarqués, Ingénierie industrielle

Contexte du stage :

Apside Toulouse

Apside est une entreprise au service du numérique depuis plus de 40 ans, mais surtout à votre service ! Notre savoir-faire et notre savoir-être vous accompagnent au cœur de plusieurs métiers : l’ingénierie en systèmes d’information et informatique technique, scientifique, aéronautique, automobile et financière.

Ne cherchez plus, faites partie des 200 stagiaires qui rejoindront Apside en 2020 !

Implantés depuis plus de 30 ans sur le bassin d’emploi Toulousain, nos 150 collaborateurs répondent localement aux besoins de nos clients grands comptes et PME. Cette mission intervient chez un de nos clients qui est expert en systèmes critiques embarqués.

Au quotidien, nous privilégions la relation de proximité, la confiance, le respect de nos engagements, mais aussi et surtout la satisfaction conjointe de nos clients et de nos équipes, y compris des stagiaires !


Description du stage :

Le stage consistera à réaliser un sniffer à base de FPGA. Les missions essentielles seront :

  • Développement VHDL sur FPGA Xilinx Spartan 6
  • Développement des Tests Bench et simulation
  • Tests Fonctionnels sur la Carte

Activités :

  • Communiquer avec une interface de type UART afin de réaliser la configuration du comportement du FPGA
  • Acquérir les données provenant d’un UART
  • Acquérir des signaux provenant d’entrées numériques
  • Agréger un ensemble de données (UART, IO, triggers, timestamp, etc.) et les transmettre sur une liaison ETHERNET (RAW data ou UDP à définir)
  • Piloter des sorties numériques en fonction de règles préalablement établies (séquence UART, combinaison d’entrées, etc.) via l’UART de configuration
  • Injecter des données en temps réel sur une liaison série haute vitesse (12Mbps) afin de réaliser des tests de robustesse sur un protocole de communication

Requis :

  • Formation en bac +5 en électronique ou système embarqué
  • Conception FPGA en VHDL (XILINX)
  • Suite ISE
  • Notions de logiciel embarqué appréciées
  • Anglais documentaire

Je postule

Taille Maximale 2Mo
Formats acceptés : .doc, .docx, .pdf, .rtf, .png, .jpg

URL du fichier en ligne

Taille Maximale 2Mo
Formats acceptés : .doc, .docx, .pdf, .rtf, .png, .jpg

URL du fichier en ligne
Retour au haut de la page

En savoir plus.

Ok Fermer la notification